DS2152

強化型T1シングルチップトランシーバ


製品の特定バージョンの最新供給状況はこちらでご確認ください。

説明

The DS2152 is a second-generation line interface unit for T1 lines. It is pin- and software-compatible with the first-generation DS2151Q and function- and pin-compatible with the DS2154, its E1 counterpart. The DS2152 retains all features of the DS2151Q, adding crystalless jitter attenuation, additional hardware signaling, a full HDLC controller for the FDL layer with 16-byte buffers, and the option for nonmultiplexed bus operation.

The DS2152 meets T1 specifications, including ANSI T1 403-1995, ANSI T1.231-1993, AT&T TR 6241 (12-90), AT&T TR54016, and ITU G.703, G.704 G.706, G.823, and 1.431, that network to central office interfaces. Via the parallel port, the user can quickly access the internal 8-bit internal registers to configure the DS2152 to the application under processor control.

主な特長

  • Complete DS1/ISDN-PR1 transceiver
  • Short- and long-haul trunk capability
  • Independent send and receive functions
  • 32-bit or 128-bit jitter attenuator
  • DSX-1 and CXU line build-outs
  • D4, ESF, and SLC-96R framing
  • Integrated HDLC controller with 16-byte buffers for the FDL
  • Dual onboard elastic buffers connect to backplanes up to 8.192MHz
  • Programmable output clocks for Fractional T1
  • 8-bit parallel control port can be muxed or nonmuxed
  • Extracts/inserts robbed-bit signals
  • Detects/generates yellow and blue alarms
  • Onboard FDL support circuitry
  • Generates/detects in-band loop codes
  • Generates/detects CSU loop codes
  • ANSI one's density monitor/enforcer
  • Path and line error counters, including BPV, CV, CRC6 and framing bit errors
  • Pin-compatible with DS2154
  • Operating ranges:
    • 5.0V
    • 0°C to +70°C (DS2152L)
    • -40°C to +85°C (DS2152LN)

技術資料

アプリケーションノート 3208 Elastic Store Operation
アプリケーションノート 2713 Switching Frame Mode In Live T1 Systems
アプリケーションノート 561 Tech Brief 7: DS2152 and DS2154 8MHz System Clock Operation
アプリケーションノート 382 J1 Japanese Standards
アプリケーションノート 370 Using RCLK in a BITS/SSU Application
アプリケーションノート 360 DS21352/DS21552 versus DS2152 Single Chip Transceiver
アプリケーションノート 355 DS21Q4x, DS215x, and DS21x5y Test Registers
アプリケーションノート 354 DS2152, DS2154 Clock Map
アプリケーションノート 353 General network interface design criteria for the DS2151 and DS2152
アプリケーションノート 351 T1/E1 and T3/E3 Transformer Selection Guide
アプリケーションノート 349 DS2152L vs. DS2151Q
アプリケーションノート 346 Converting the DS2152/DS2154 Demo Kits
アプリケーションノート 345 DS21352/552, DS2151, DS2152, DS2141A, DS21Q42 Programming SLC-96
アプリケーションノート 342 T1/E1 Framer Initialization and Programming
アプリケーションノート 341 DS2151, DS2153 Device Identification
アプリケーションノート 337 DS2151 Implementation of ANSI T1.231-1993
アプリケーションノート 336 Transparent Operation on T1, E1 Framers and Transceivers
アプリケーションノート 325 DS2151, DS2152, DS2153, DS2154 Dallas Single Chip Transceiver Crystal Selection Guide
アプリケーションノート 324 T1/E1 Network Interface Design
アプリケーションノート 323 DS2151, DS2152, DS2153, DS2154 T1/E1 Line Monitor
アプリケーションノート 321 DS2152, DS2154 Interfacing to the IGT ALL1 SAR (WAC-021-C)
アプリケーションノート 319 DS2152, DS2154, DS21x5Y, and DS2155 Interfacing to the MC68360 (QUICC32)
アプリケーションノート 317 DS2152, DS2154 Interfacing to the Siemens PXB4220
アプリケーションノート 310 D4 Framing and Signaling
アプリケーションノート 309 Interfacing to the Fractional T1 and E1
アプリケーションノート 307 DS2152, DS2154, DS2151, DS2153, DS21X5Y and DS2155 Three Channel Drop and Insert
アプリケーションノート 301 Legacy T1/E1 8MHz Backplane Operation

品質および環境データ

製品の信頼性レポート: DS2152.pdf 
鉛フリーパッケージの錫(Sn)のウィスカレポート
デバイス   ウェハープロセス   プロセス技術   サンプルサイズ   不合格   FIT (25°C)   FIT (55°C)  

注: 不良率はプロセス技術ごとにまとめられ、関連する型番にマッピングされます。 不良率はテストされたユニット数に大きく依存します。

品質管理システム >
環境管理システム >

 
Status:
Package:
Temperature:

関連リソース


MAX5871
16ビット、5.9Gsps補間および変調RF DAC、JESD204Bインタフェース内蔵

  • RF設計を簡素化し新しいワイヤレス通信アーキテクチャを実現
  • ダイレクトRF合成:帯域幅600MHz、最大2.8GHz
  • 高い柔軟性と設定自由度


種類 ID PDF タイトル
アプリケーションノート 3208 Elastic Store Operation
アプリケーションノート 2713 Switching Frame Mode In Live T1 Systems
アプリケーションノート 561 Tech Brief 7: DS2152 and DS2154 8MHz System Clock Operation
アプリケーションノート 382 J1 Japanese Standards
アプリケーションノート 370 Using RCLK in a BITS/SSU Application
アプリケーションノート 360 DS21352/DS21552 versus DS2152 Single Chip Transceiver
アプリケーションノート 355 DS21Q4x, DS215x, and DS21x5y Test Registers
アプリケーションノート 354 DS2152, DS2154 Clock Map
アプリケーションノート 353 General network interface design criteria for the DS2151 and DS2152
アプリケーションノート 351 T1/E1 and T3/E3 Transformer Selection Guide
アプリケーションノート 349 DS2152L vs. DS2151Q
アプリケーションノート 346 Converting the DS2152/DS2154 Demo Kits
アプリケーションノート 345 DS21352/552, DS2151, DS2152, DS2141A, DS21Q42 Programming SLC-96
アプリケーションノート 342 T1/E1 Framer Initialization and Programming
アプリケーションノート 341 DS2151, DS2153 Device Identification
アプリケーションノート 337 DS2151 Implementation of ANSI T1.231-1993
アプリケーションノート 336 Transparent Operation on T1, E1 Framers and Transceivers
アプリケーションノート 325 DS2151, DS2152, DS2153, DS2154 Dallas Single Chip Transceiver Crystal Selection Guide
アプリケーションノート 324 T1/E1 Network Interface Design
アプリケーションノート 323 DS2151, DS2152, DS2153, DS2154 T1/E1 Line Monitor
アプリケーションノート 321 DS2152, DS2154 Interfacing to the IGT ALL1 SAR (WAC-021-C)
アプリケーションノート 319 DS2152, DS2154, DS21x5Y, and DS2155 Interfacing to the MC68360 (QUICC32)
アプリケーションノート 317 DS2152, DS2154 Interfacing to the Siemens PXB4220
アプリケーションノート 310 D4 Framing and Signaling
アプリケーションノート 309 Interfacing to the Fractional T1 and E1
アプリケーションノート 307 DS2152, DS2154, DS2151, DS2153, DS21X5Y and DS2155 Three Channel Drop and Insert
アプリケーションノート 301 Legacy T1/E1 8MHz Backplane Operation