先頭に戻る

3.3V、16ビット、500Msps、差動LVDS入力付き、高ダイナミック性能DAC

業界トップクラスの76dBc SFDR性能を提供する低電力、3.3V、16ビット、500Msps LVDS DAC

製品の詳細

主な特長

Parametric specs for High-Speed DACs (≥ 1MHz)
Resolution (bits) 16
# Channels 1
fCLK (Msps) 500
SFDR (dBc) (@ fOUT) 76 @ 40MHz
DNL (±LSB) 2
INL (±LSB) 3.9
PDISS (mW) 130
Interface Parallel, LVDS
VSUPPLY (V) 3.3
Package/Pins QFN/68
Budgetary
Price (See Notes)
40.55
非表示にする

簡易ブロック図

Technical Docs

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。

パラメーター

Parametric specs for High-Speed DACs (≥ 1MHz)
Resolution (bits) 16
# Channels 1
fCLK (Msps) 500
SFDR (dBc) (@ fOUT) 76 @ 40MHz
DNL (±LSB) 2
INL (±LSB) 3.9
PDISS (mW) 130
Interface Parallel, LVDS
VSUPPLY (V) 3.3
Package/Pins QFN/68
Budgetary
Price (See Notes)
40.55

主な特長

  • 500Msps Output Update Rate
  • Single 3.3V Supply Operation
  • Excellent SFDR and IMD Performance
    • SFDR = 76dBc at fOUT = 40MHz (to Nyquist)
    • IMD = -85dBc at fOUT = 10MHz
    • ACLR = 73dB at fOUT = 61MHz
  • 2mA to 20mA Full-Scale Output Current
  • Differential, LVDS-Compatible Digital and Clock Inputs
  • On-Chip 1.2V Bandgap Reference
  • Low 130mW Power Dissipation
  • 68-Lead QFN-EP Package

アプリケーション/用途

  • 自動試験装置(ATE)
  • 基地局:シングル/マルチキャリアUMTS、CDMA、GSM
  • 通信:LMDS、MMDS、ポイント間マイクロ波
  • デジタル信号合成
  • 計測

説明

The MAX5888 is an advanced, 16-bit, 500Msps digital-to-analog converter (DAC) designed to meet the demanding performance requirements of signal synthesis applications found in wireless base stations and other communications applications. Operating from a single 3.3V supply, this DAC offers exceptional dyna-mic performance such as 76dBc spurious-free dynamic range (SFDR) at fOUT = 40MHz. The DAC supports update rates of 500Msps and a power dissipation of only 250mW.

The MAX5888 utilizes a current-steering architecture, which supports a full-scale output current range of 2mA to 20mA, and allows a differential output voltage swing between 0.1VP-P and 1VP-P.

The MAX5888 features an integrated 1.2V bandgap reference and control amplifier to ensure high accuracy and low noise performance. Additionally, a separate reference input pin enables the user to apply an external reference source for optimum flexibility and to improve gain accuracy.

The digital and clock inputs of the MAX5888 are designed for differential low-voltage differential signal (LVDS)-compatible voltage levels. The MAX5888 is available in a 68-lead QFN package with an exposed paddle (EP) and is specified for the extended industrial temperature range (-40°C to +85°C).

See a parametric table of the complete family of pin-compatible 12-/14-/16-bit high-speed DACs.

簡易ブロック図

MAX5888:ブロックダイアグラム MAX5888:ブロックダイアグラム Zoom icon

Technical Docs

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。