先頭に戻る

3.3V、12ビット、200Msps、CMOS入力付き、高ダイナミック性能DAC

製品の詳細

主な特長

アプリケーション/用途

Parametric specs for High-Speed DACs (≥ 1MHz)
Resolution (bits) 12
# Channels 1
fCLK (Msps) 200
SFDR (dBc) (@ fOUT) 74 @ 16MHz
DNL (±LSB) 0.2
INL (±LSB) 0.3
PDISS (mW) 132
Interface Parallel
VSUPPLY (V) 3.3
Package/Pins QFN/48
Budgetary
Price (See Notes)
8.17
全て表示する

簡易ブロック図

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。

パラメーター

Parametric specs for High-Speed DACs (≥ 1MHz)
Resolution (bits) 12
# Channels 1
fCLK (Msps) 200
SFDR (dBc) (@ fOUT) 74 @ 16MHz
DNL (±LSB) 0.2
INL (±LSB) 0.3
PDISS (mW) 132
Interface Parallel
VSUPPLY (V) 3.3
Package/Pins QFN/48
Budgetary
Price (See Notes)
8.17

主な特長

  • 200Msps Output Update Rate
  • Single 3.3V Supply Operation
  • Excellent SFDR and IMD Performance
    • SFDR = 77dBc at fOUT = 10MHz (to Nyquist)
    • IMD = -86dBc at fOUT = 10MHz
    • ACLR = 71dB at fOUT = 30.72MHz
  • 2mA to 20mA Full-Scale Output Current
  • CMOS-Compatible Digital and Clock Inputs
  • On-Chip 1.2V Bandgap Reference
  • Low Power Dissipation
  • 48-Pin QFN-EP Package

アプリケーション/用途

  • 自動試験装置(ATE)
  • 基地局:シングル/マルチキャリアUMTS、CDMA
  • 通信:LMDS、MMDS、ポイント間マイクロ波
  • デジタル信号合成
  • 計測

説明

The MAX5883 is an advanced, 12-bit, 200Msps digital-to-analog converter (DAC) designed to meet the demanding performance requirements of signal synthesis applications found in wireless base stations and other communications applications. Operating from a single 3.3V supply, this DAC offers exceptional dynamic performance such as 77dBc spurious-free dynamic range (SFDR) at fOUT = 10MHz. The DAC supports update rates of 200Msps at a power dissipation of less than 200mW.

The MAX5883 utilizes a current-steering architecture, which supports a full-scale output current range of 2mA to 20mA, and allows a differential output voltage swing between 0.1VP-P and 1VP-P.

The MAX5883 features an integrated 1.2V bandgap reference and control amplifier to ensure high accuracy and low noise performance. Additionally, a separate reference input pin enables the user to apply an external reference source for optimum flexibility and to improve gain accuracy.

The digital and clock inputs of the MAX5883 are designed for CMOS-compatible voltage levels. The MAX5883 is available in a 48-pin QFN package with an exposed paddle (EP) and is specified for the extended industrial temperature range (-40°C to +85°C).

See a parametric table of the complete family of pin-compatible, 12-/14-/16-bit high-speed DACs.

簡易ブロック図

MAX5883:ブロックダイアグラム MAX5883:ブロックダイアグラム Zoom icon

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。