先頭に戻る

3ステートバイナリ出力付き、12ビットADC

製品の詳細

主な特長

Parametric specs for Display-Oriented ADCs
Resolution (±Counts) 4096
# Input Channels 1
Conv. Rate (ksps) (max) 0.03
Data Bus µP/12
UART
Diff/S.E. Input Diff. Only
Internal VREF (V) (nominal) -2.8
External VREF (V) (min) -5
External VREF (V) (max) 5
Bipolar VIN (±V) (max) 3.5
Package/Pins PDIP/40
PLCC/44
Budgetary
Price (See Notes)
6.06
非表示にする

簡易ブロック図

Technical Docs

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。

パラメーター

Parametric specs for Display-Oriented ADCs
Resolution (±Counts) 4096
# Input Channels 1
Conv. Rate (ksps) (max) 0.03
Data Bus µP/12
UART
Diff/S.E. Input Diff. Only
Internal VREF (V) (nominal) -2.8
External VREF (V) (min) -5
External VREF (V) (max) 5
Bipolar VIN (±V) (max) 3.5
Package/Pins PDIP/40
PLCC/44
Budgetary
Price (See Notes)
6.06

主な特長

  • Improved 2nd Source!
  • Zero Integrator Phase for Fast Overload Recovery
  • Hysteresis and "Crosstalk" Eliminated
  • Enhanced Bus Driving Capability
  • Byte Organized Three-state Outputs
  • UART Handshake Mode for Serial Interfacing
  • True Differential Input and Reference
  • Up to 30 Conversions per Second
  • Significantly Improved ESD Protection
  • Monolithic, Low Power CMOS Design

アプリケーション/用途

  • 電流
  • フロー
  • 電源
  • 圧力
  • 抵抗
  • 速度
  • 温度
  • 電圧
  • 重量

説明

The ICL7109 is a monolithic 12 bit A/D converter designed for easy interface with microprocessors and UARTs. The 12 bit binary plus polarity and over-range outputs can be directly interfaced to a microprocessor bus. In this mode the ICL7109 is controlled by the microprocessor through the chip select and tow byte enable inputs. For remote data logging applications the ICL7109 outputs are easily converted to a UART handshake mode, working with industry standard UARTs to provide serial data transmission.

This device offers high accuracy by lowering rollover error to less than 1 count and zero reading drift to less than 1μV/ °C. In many data acquisition systems the ICL7109 is an attractive, low cost, one-per-channel alternative to analog multiplexing due to its low power consumption and input bias current.

Maxim has added a zero-integrator phase to the ICL7109, eliminating overrange hangover, "crosstalk" and hysteresis effects. Maxim has also increased the current sourcing capabilities of the ICL7109, enabling it to rapidly drive the large capacitances often found on microprocessor busses.

簡易ブロック図

ICL7109:標準動作回路 ICL7109:標準動作回路 Zoom icon

Technical Docs

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。