先頭に戻る

超低電力、高ダイナミック性能、40Mspsアナログフロントエンド

製品の詳細

主な特長

Parametric specs for Fast CODECs / Analog Front-End (AFE)
# Input Channels (ADC) 2
Conversion Speed (Msps) (ADC) 40
SNR (dB) (@ fIN) 48.5 @ 5.4MHz
Resolution (bits) (DAC) 10
Output Chan. (DAC) 2
Speed (Msps) (DAC) 40
SFDR (dBc) (@ fOUT) 72.3 @2.2MHz
THD (dBc) (@ fOUT) -70 @ 2.2MHz
Noise Spectral Density (dBFS/Hz) (@ fOUT) -130.6 @ 2.2MHz
VSUPPLY (V) 1.8
2.7 to 3.3
Package/Pins TQFN/48
Budgetary
Price (See Notes)
8.1
非表示にする

簡易ブロック図

Technical Docs

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。

サンプルについて:
サンプルは、外部のADI Sample Siteでのご注文となります。選択したパーツはSample Siteログイン後、カートに引き継がれます。Sample Siteを初めて使用する際は、アカウント登録をお願いいたします。Sample Siteに関するご質問は、SampleSupport@analog.comまでお問合せください。

パラメーター

Parametric specs for Fast CODECs / Analog Front-End (AFE)
# Input Channels (ADC) 2
Conversion Speed (Msps) (ADC) 40
SNR (dB) (@ fIN) 48.5 @ 5.4MHz
Resolution (bits) (DAC) 10
Output Chan. (DAC) 2
Speed (Msps) (DAC) 40
SFDR (dBc) (@ fOUT) 72.3 @2.2MHz
THD (dBc) (@ fOUT) -70 @ 2.2MHz
Noise Spectral Density (dBFS/Hz) (@ fOUT) -130.6 @ 2.2MHz
VSUPPLY (V) 1.8
2.7 to 3.3
Package/Pins TQFN/48
Budgetary
Price (See Notes)
8.1

主な特長

  • デュアル8ビットADCおよびデュアル10ビットDACを内蔵
  • 超低電力
    • 75.6mW (fCLK = 40MHz時) (トランシーバモード)
    • 64mW (fCLK = 22MHz時) (トランシーバモード)
    • 低消費電流アイドル/シャットダウンモード
  • 卓越したダイナミック性能
    • fIN = 5.5MHzで、48.4dB SINAD (ADC)
    • fOUT = 2.2MHzで、70dB SFDR (DAC)
  • 卓越した利得/位相マッチング
    • ±0.2°位相、±0.05dB利得(fIN = 5.5MHz時) (ADC)
  • 内蔵または外部リファレンスを選択可能
  • ディジタル出力レベル(TTL/CMOSコンパチブル):+1.8V~+3.3V
  • ADC/DAC用マルチプレクス型パラレルディジタル入出力
  • 超小型48ピンTQFNパッケージ(7mm x 7mm)
  • 評価キットを提供(MAX5865EVKITを請求してください)

アプリケーション/用途

  • 3Gワイヤレス端末
  • 固定/モバイルブロードバンドワイヤレスモデム
  • 狭帯域/広帯域CDMA携帯電話
  • PDA

説明

MAX5865は超低電力、高集積アナログフロントエンドで、送受話器、PDA、WLAN、および3Gワイヤレス端末などのポータブル通信機器に最適です。MAX5865はデュアル8ビット受信ADCおよびデュアル10ビット送信DACを内蔵し、超低電力で最高のダイナミック性能を発揮します。ADCのアナログI-Q入力アンプは完全差動化されており、1VP-Pのフルスケール信号を受け付けます。I-Qチャネル位相マッチングの標準値は±0.2°であり、標準振幅マッチングは±0.05dBです。ADCは、fIN = 5.5MHzおよびfCLK = 40MHzの場合、48.4dBのSINADおよび70dBcのスプリアスフリーダイナミックレンジ(SFDR)を備えています。DACのアナログI-Q出力は、±400mVのフルスケール出力と1.4Vのコモンモードレベルで完全差動化されています。I-Qチャネル位相マッチングの標準値は±0.15°であり、標準利得マッチングは±0.05dBです。DACは、また、fOUT = 2.2MHzおよびfCLK = 40MHz の場合、72dBc SFDRおよび57dB SNRのデュアル10ビット分解能を特長とします。

ADCとDACは、周波数分割デュープレックス(FDD)および時分割デュープレックス(TDD)モードに対して同時にまたは独立して動作します。3線シリアルインタフェースが、パワーダウンとトランシーバの動作モードを制御します。トランシーバモードにおいて同時に動作するADCおよびDACの場合、fCLK = 40Mspsにおいて、標準動作電力は75.6mWです。MAX5865は、全動作電源範囲および温度範囲にわたって安定な1.024V電圧リファレンスを内蔵しています。MAX5865は、+2.7V~+3.3Vアナログ用電源およびロジックコンパティビリティを持つ+1.8V~+3.3VディジタルI/O用電源で動作します。自己消費電流はアイドルモードで8.5mA、シャットダウンモードで1µAです。MAX5865は-40℃~+85℃の工業用拡張温度範囲での動作が保証され、48ピンTQFNパッケージで提供されます。ピンコンパチブルAFEファミリの全リストは、パラメトリック表を参照してください(English only)。

簡易ブロック図

MAX5865:ファンクションダイアグラム MAX5865:ファンクションダイアグラム Zoom icon

Technical Docs

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。

サンプルについて:
サンプルは、外部のADI Sample Siteでのご注文となります。選択したパーツはSample Siteログイン後、カートに引き継がれます。Sample Siteを初めて使用する際は、アカウント登録をお願いいたします。Sample Siteに関するご質問は、SampleSupport@analog.comまでお問合せください。