先頭に戻る

5.0V 8ビットプログラマブルタイミング素子

より高い解像度のディスプレイを実現、大型LCD TVでの水平同期(HSYNC)パルスの遅延に最適

製品の詳細

主な特長

アプリケーション/用途

Parametric specs for Delay Lines (Programmable)
Functions Delay Line
Prog. Steps 256
Prog. Step Size (ns) 0.25
Delay/ PW (ns) (min) 20
Delay/ PW (ns) (max) 83.75
Prog. I/F 3-Wire Serial
VSUPPLY (V) 5
ΔVSUPPLY ±5%
Package/Pins UMAX/10
Budgetary
Price (See Notes)
2.44
全て表示する

簡易ブロック図

技術資料

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。

パラメーター

Parametric specs for Delay Lines (Programmable)
Functions Delay Line
Prog. Steps 256
Prog. Step Size (ns) 0.25
Delay/ PW (ns) (min) 20
Delay/ PW (ns) (max) 83.75
Prog. I/F 3-Wire Serial
VSUPPLY (V) 5
ΔVSUPPLY ±5%
Package/Pins UMAX/10
Budgetary
Price (See Notes)
2.44

主な特長

  • ステップサイズ:0.25ns
  • 前縁および後縁で高精度
  • CMOS/TTLコンパチブル
  • 信号を1周期以上遅延可能
  • 3線式シリアルインタフェースによる設定
  • 単一電源:5.0V
  • 10ピンµSOPパッケージ

アプリケーション/用途

  • デジタル試験装置
  • デジタルビデオプロジェクション
  • LCDテレビ
  • 信号発生器およびアナライザ
  • テレコム

説明

DS1124は、DS1021~25と機能的に類似した8ビットのプログラマブルなタイミング素子です。256段階の遅延間隔を、3線式シリアルインタフェースを通じて設定します。0.25nsステップサイズでDS1124は、±3nsの積分非直線性(INL)で20ns~84nsの遅延時間を提供することができます。

簡易ブロック図

DS1124:標準動作回路 DS1124:標準動作回路 Zoom icon

技術資料

サポートとトレーニング

技術質問への回答についてはナレッジベースで検索ください。

絞り込まれた検索

マキシムでは、お客様の技術的質問にお答えするため、アプリケーションエンジニアの専任チームも配置しています。 サポートセンター をご利用ください。